Fabrication, caractérisation et modélisation des transistors bipolaires a double hétérojonction InP pour circuits de communications optiques à très hauts débits (40 Gbit/s
Author | : Joseph Mba |
Publisher | : |
Total Pages | : 219 |
Release | : 1999 |
ISBN-10 | : OCLC:490672918 |
ISBN-13 | : |
Rating | : 4/5 (18 Downloads) |
Book excerpt: L'objectif est de mettre en place une technologie TBH InP avec des transistors ayant des fréquences de coupure supérieures à 80 GHz. Ces transistors permettront de fabriquer des circuits de communication optique fonctionnant à 40 Gbit/s. L'obtention de ces hautes performances passe par la définition d'une structure de couches adéquate, par une technologie de fabrication adaptée, par une analyse des phénomènes de transport et par des mesures hyperfréquences adaptées. A la lumière de l'analyse des phénomènes de transport et de la modélisation, nous avons proposé des évolutions de la structure permettant d'obtenir simultanément: des fréquences de coupure élevées, une faible consommation, une tension de claquage élevée (B V CE) et de faibles courants de fuite. Un point essentiel abordé dans cette partie est 1' apport d'une base à composition graduelle permettant de minimiser le temps de transit à travers la base et de trouver un meilleur compromis entre un gain élevé et une faible résistance de base. Une optimisation de la technologie de fabrication du TBH a été mise en place, de manière à réduire sensiblement (60%) les parasites, dans le cadre des règles de dessin imposées par l'outil technologique disponible au laboratoire. Cette optimisation concerne principalement la réduction de la surface base-collecteur, dont dépend directement la capacité base-collecteur, la fréquence de transition et surtout la fréquence maximale d'oscillation. Cette technologie associée à la structure de couches évoluée a conduit à la réalisation de transistors ayant les performances suivantes : Ft = 105 GHz, Fmax = 70 GHz, β = 48, BVCE > à 7,5 V. Ces transistors ont conduit à la réalisation de circuits fonctionnant à 44 Gbit/s pour le multiplexeur 2:1, 40 Gbit/s pour le démultiplexeur 2: l, 25 Gbit/s pour le driver et plus de 25 Gbit/s pour une bascule D. L'ensemble de ces circuits permet de valider les approches utilisées au cours de ce travail.